首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   21篇
  免费   1篇
管理学   1篇
综合类   21篇
  2021年   1篇
  2009年   6篇
  2004年   1篇
  2003年   1篇
  2002年   1篇
  2001年   1篇
  2000年   2篇
  1999年   1篇
  1998年   1篇
  1996年   3篇
  1995年   1篇
  1994年   1篇
  1990年   2篇
排序方式: 共有22条查询结果,搜索用时 15 毫秒
11.
针对旋转变压器解算困难及专用解算芯片存在二次延时等问题,课题组提出了基于TMS320F28379D的旋变软解算系统。基于旋转变压器与Σ Δ采样,设计了Σ Δ与ADC双路采样电路;采用反正切法实现旋变开环解码;采用基于锁相环原理的双精度数字R/D转换电路实现旋变闭环解码。实验结果表明闭环解码相比于开环解码,以极小延迟为代价提高了位置解算精度。旋变软解算系统能实现旋变的精确解码并降低解算延时。  相似文献   
12.
毫米波锁相环相位噪声分析研究   总被引:1,自引:0,他引:1  
针对毫米波锁相环建立了其相位噪声模型,并在此基础上推导出系统相噪传输函数,通过分析此传输函数,可获得锁相环中各环节对系统输出相嗓的贡献,从而为提高环路性能提供了理论依据。计算机仿真及实验结果都验证了本方法的正确性,并给出了部分仿真及实验结果。  相似文献   
13.
在线性锁相环CAD仿真的基础上,提出了用通用电路分析程序(如IsSpice、Pspice等)对锁相环非线性特性进行分析与仿真的方法,并通过一个具体的正弦型鉴相器例子分析了不能用线性模型分析方法解决锁相环非线性捕捉过程,通过仿真提出了用CAD模型判别该类环路的频率捕捉带方法。  相似文献   
14.
本文介绍了一种新型高精度电源及其组成部分:信号源、功率放大器、输出电压、电流变换器及控制电路的工作原理,同时介绍了数字变频技术。  相似文献   
15.
单片式电视机具有电路简单,性能可靠,图像、伴音质量俱佳,调试简单等优点.特别是为降低电视机整机生产上的工作量,在芯片设计上采用了许多新技术,极大地简化了电视机生产线上的调试,甚至使免调试生产成为可能.具体来说,在视频信号解调电路中采用锁相环视频检波技术;色度信号解调电路采用基带延时线技术;控制电路采用I2C控制总线技术;亮度与色度信号分离电路中,低端技术采用内置的模拟式色带通滤波器和色副载波陷波器,而高端技术则采用数字式梳状滤波器;另外,还有能提高图像清晰度的孔阑补偿电路(APR);能够降低高频噪声的核化降噪电路以及能够提高对比度的黑电平扩展电路等.  相似文献   
16.
Ka波段全相参雷达收发射频前端系统组件研制   总被引:3,自引:0,他引:3  
提出了一种Ka波段全相参雷达收发前端电路的设计方法,该设计方法综合考虑了收发变频本振(频综)和收发射频前端电路的特点和设计要求,对上/下变频的频率分配进行优化规划,充分利用了直接数字频率合成(DDS)、锁相环(PLL)和FPGA等的优点,从而既降低本振的实现难度,又可在频谱纯度(相噪和杂散水平)与变频时间等关键技术指标上得到了较高的综合表现。基于此,研制实现了一款性能优良的Ka波段全相参雷达收发前端系统组件,该组件已成功地应用在某Ka波段全相参雷达系统中。实测结果表明:当S/C波段的PLL本振源最小步进15MHz、带宽480MHz时,发射端杂散电平小于-65dBc,接收端杂散小于-70dBc,相噪水平优于-94dBc/Hz@1kHz,系统最大变频(频差480MHz)时间小于15μs。  相似文献   
17.
用微型计算机控制锁相环(PLL)可对计量光栅信号进行数字倍频。用这种技术产生的角度定标脉冲去量度齿轮传动链误差比用时钟脉冲合理,有助于提高光栅仪器的动态检测精度。  相似文献   
18.
应用PSPICE及采用C语言自编的外部程序,对单片数字锁相环电路中的衬底噪声及对电路性能的影响进行了模拟研究和分析,有助于进一步理解衬底噪声及衬底噪声对复杂的混合信号电路工作的影响,提出了实际应用中选择衬底类型的方法。  相似文献   
19.
在对直接频率合成、锁相环频率合成和直接数字频率合成三种基本频率合成技术,以及目前常用跳频频率合成器技术方案进行简要分析和对比的基础上,提出了一种由直接数字频率合成和倍频链构成的适用于超高速跳频的频率合成器设计方案,较好地解决了在保证频率高速切换条件下达到超高速跳频频率合成器输出频谱纯度要求的技术难点,并给出了采用该方案的具体实验结果。  相似文献   
20.
采用DDS+PLL技术实现S波段频率合成的一种方法   总被引:1,自引:0,他引:1  
分析了现有的DDS 与PLL 混合电路方案实现频率合成的优缺点,提出了一种用DDS 与PLL 混合电路实现S 波段频率合成的新方法。给出了一个示例,并用CAD 工具进行了仿真与优化  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号