排序方式: 共有46条查询结果,搜索用时 15 毫秒
1.
吴礼燕 《长江大学学报(社会科学版)》2003,(2)
提出了一种采用Java技术并利用Internet实现CPLD器件的远程编程方案 .并且 ,利用JTAG接口把编译好的VHDL程序下载到CPLD上 ,实现了CPLD器件编程 . 相似文献
2.
采用Dsp_Builder建立DDS模型,然后由QuartusII5.1软件识别从signal complier转换过来的VHDL项目文件,并将该项目文件下载到FPGA芯片中以实现DDS. 相似文献
3.
文章提出了一种分辨率为800×480的LCD视频图像数据处理的方法.介绍了SDRAM结构特点和工作过程,分析了SDRAM的控制器设计方法以及LCD显示器与SDRAM之间的时序配合,并进行了在线逻辑分析和相应硬件电路的显示实验,证明了SDRAM控制器工作的可行性以及显示时序设计的正确性. 相似文献
4.
针对传统的基于纯硬件平台的FPGA芯片测试方法所存在的种种问题,提出并验证了一种基于软硬件协同技术的FPGA芯片测试方法。该方法引入了软件的灵活性与可观测性等软件技术优势,具有存储深度大、可测I/O管脚数目多、自动完成配置下载(不需人工干预)和自动定位FPGA中的错误等优点,提高了FPGA的测试速度和可靠性,并降低了测试成本,与传统的自动测试仪(ATE)相比有较高的性价比。采用软硬件协同方式针对Xilinx4010的I/O单元进行了测试,实现了对FPGA芯片的自动反复配置、测试和错误定位。 相似文献
5.
介绍了溶液中弱电解质平衡体系的pH计算是《无机化学》课程中的重要基础理论知识。为简化计算经常需要引入近似条件,这样必然造成误差。通过理论计算解释了不同c/ka^o值与解离度误差的关系和不同解离度误差对应的c/ka^o值,对学生正确理解相关内容大有助益,是教材内容的必要补充。 相似文献
6.
针对软件无线电接收机中数字下变频的特点,提出了一种合理的基于FPGA实现宽带数字下变频的方案,即分级实现以降低抗混叠滤波器的阶数;并且每级采用不同算法实现滤波抽取以占用不同资源,从而实现FPGA总体资源的合理、高效利用。另外,论述了一种适合FIR抽取滤波器的算法——时钟选择运算法,并通过Altera公司的EP2S60F484C4对该算法进行了测试,验证了它的高效性。 相似文献
7.
设计和实现了一个以Altera FPGA的Cyclone件EP1C6Q240C8核心的多功能实验板.它分为核心板和扩展板,用户可以结合QuartusⅡ集成开发环境,使用vHDL语言、Verilog HDL语言或原理图,进行编辑、综合和仿真,通过本实验开发板加载配置并进行设计验证,经过测试验证了实验板的可行性和稳定性,能够满足教学和科研的需要. 相似文献
8.
基于SAA7114与CPLD的实时图像采集系统 总被引:1,自引:0,他引:1
研制了一套基于SAA7114与CPLD的图像采集系统,并详细介绍了CPLD对图像数据采集存储的逻辑控制及SAA7114的初始化设置,并给出了其实验结果。 相似文献
9.
介绍了一种用CPLD拦截CPU向LCD发送的英文数据以及命令,利用CPU进行英译中翻译,并且将中文显示在图形点阵液晶上的方法及其装置。 相似文献
10.
王新辉 《湖南人文科技学院学报》2011,(2)
根据直接数字频率合成技术,以FPGA为核心,设计了一种便携式多功能信号发生器,可产生正弦波、方波、三角波、锯齿波等信号。通过仿真及硬件实验表明,该信号发生器具有信号频率误差小、分辨率高、体积小、质量轻等优点。 相似文献