首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   4篇
  免费   0篇
综合类   4篇
  2010年   1篇
  2009年   1篇
  2008年   1篇
  2004年   1篇
排序方式: 共有4条查询结果,搜索用时 15 毫秒
1
1.
集成电路设计中的功耗问题已经成为与性能、面积同等重要的关键性问题,特别是对于便携设备和深亚微米技术下的集成电路设计更为重要.详细论述了低功耗的设计特点和功耗来源,特别说明了90nm工艺下静态功耗的重要性.  相似文献   
2.
针对比较器、子DAC和残差放大器单元对高速ADC面积与功耗的制约,从基准区间搜索过程入手,提出了分段多分搜索算法和基于该算法的新型模数A/D转换方案,从而实现了速度与功耗的优化。并采用SMIC0.35μmCMOS工艺模型实验设计了芯片面积仅为1.0mm×0.8mm的8位250MSPsADC。模拟验证表明,其功耗仅85mW,无杂散动态范围达64.92dB,INL和DNL均小于±0.5LSB。  相似文献   
3.
文章从理论的角度采用成本—收益比较的方法,就对自然垄断产业是放松规制(甚至是零规制)、采用高效能规制还是低效能规制进行了比较分析,着重考虑了信息不对称、规制俘虏、寻租、产品质量及安全问题。中国应根据国情来决定是否对自然垄断产业进行规制。  相似文献   
4.
在嵌入式系统的设计中,如何有效地降低系统的功耗,是设计师必须面对的问题,本文主要从处理器工作方式、电压变化结构及编译优化等方面入手,就如何降低嵌入式系统功耗的问题进行了分析论证.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号