首页 | 本学科首页   官方微博 | 高级检索  
     

基于SRAM和FPGA的DSO深存储功能设计
摘    要:存储深度决定了数字存储示波器能够连续采集信号的最大时长,也决定了示波器在各个时基档位的实时采样率,提高存储深度有助于提高示波器的连续捕获时间和实时采样率。文章采用SRAM进行数据存储,利用FPGA接收采样率为1Gsps的ADC的采样数据及控制SRAM的读写等,实现了采样率为1Gsps、存储深度为1M的深存储功能设计。

关 键 词:深存储  数字存储示波器  SRAM  FPGA
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号